Ting Xu | ce4b645 | 2022-04-24 06:14:25 +0000 | [diff] [blame^] | 1 | { |
2 | "type" : "node", | ||||
3 | "name" : "nvgre", | ||||
4 | "layout" : [ | ||||
5 | { | ||||
6 | "name" : "c", | ||||
7 | "size" : "1", | ||||
8 | "default" : "0", | ||||
9 | "readonly" : "true" | ||||
10 | }, | ||||
11 | { | ||||
12 | "name" : "reserved", | ||||
13 | "size" : "1" | ||||
14 | }, | ||||
15 | { | ||||
16 | "name" : "k", | ||||
17 | "size" : "1", | ||||
18 | "default" : "1", | ||||
19 | "readonly" : "true" | ||||
20 | }, | ||||
21 | { | ||||
22 | "name" : "s", | ||||
23 | "size" : "1", | ||||
24 | "default" : "0", | ||||
25 | "readonly" : "true" | ||||
26 | }, | ||||
27 | { | ||||
28 | "name" : "reserved", | ||||
29 | "size" : "9" | ||||
30 | }, | ||||
31 | { | ||||
32 | "name" : "version", | ||||
33 | "size" : "3", | ||||
34 | "default" : "0", | ||||
35 | "readonly" : "true" | ||||
36 | }, | ||||
37 | { | ||||
38 | "name" : "protocoltype", | ||||
39 | "size" : "16", | ||||
40 | "default" : "0x6558", | ||||
41 | "readonly" : "true" | ||||
42 | }, | ||||
43 | { | ||||
44 | "name" : "vsid", | ||||
45 | "size" : "16" | ||||
46 | }, | ||||
47 | { | ||||
48 | "name" : "flowid", | ||||
49 | "size" : "16" | ||||
50 | } | ||||
51 | ] | ||||
52 | } |